消息8月13日晚,英特爾正式宣布了采用Willow Cove架構(gòu)的Tiger Lake SoC。這位官員說,它將提供超越代代相傳的CPU性能改進。
據(jù)了解,Willow Cove是基于最新處理器技術(shù)和10nm SuperFin技術(shù)的英特爾下一代CPU微體系結(jié)構(gòu)。與上一代Sunny Cove架構(gòu)相比,它大大提高了頻率和電源效率。
它還將重新設計緩存體系結(jié)構(gòu)。引入了更大的不兼容1.25MB MLC,并通過Intel Control Flow Enforcement Technology增強了安全性。
Tiger Lake SoC采用了新的Xe-LP圖形微體系結(jié)構(gòu),可以優(yōu)化CPU和AI加速器,這將使CPU性能提高超過一代。 Tiger Lake SoC具有以下功能:基于10nm SuperFin技術(shù)進步的新型Willow Cove CPU內(nèi)核,顯著提高了頻率新的Xe圖形體系結(jié)構(gòu)-多達96個執(zhí)行單元(EU),每瓦性能效率顯著改善了與電源管理一致的結(jié)構(gòu)獨立的動態(tài)電壓頻率調(diào)整(DVFS)改善了效率結(jié)構(gòu),并完全集成了穩(wěn)壓器(FIVR)的內(nèi)存-一致結(jié)構(gòu)的帶寬增加了2倍,內(nèi)存帶寬約為86GB / s。
經(jīng)驗證的LP4x-4267,DDR4-3200; LP5-5400體系結(jié)構(gòu)功能高斯網(wǎng)絡加速器GNA 2.0專用IP,用于低功耗神經(jīng)推理計算,并減少CPU處理。在運行音頻噪聲抑制工作負載時,GNA推理計算的CPU利用率比沒有GNA的CPU利用率低20%。
IO – CPU上集成的TB4 / USB4,集成的PCIe Gen 4,用于低延遲,高帶寬設備到內(nèi)存的訪問顯示速度高達64GB / s,同時傳輸帶寬用于支持多個高分辨率顯示。專用的存儲器存儲路徑,以維持服務質(zhì)量IPU6-多達6個傳感器,并帶有4K 30幀視頻,27MP像素圖像;高達4K90幀和42MP像素圖像架構(gòu)功能
歡迎來到我司Viking代理產(chǎn)品網(wǎng)站!
